VR-Zone vient de publier des informations préliminaires concernant le Hammer, le premier processeur 64 bits d'AMD. Rappelons que ce CPU sera compatible avec l'architecture 32 bits, contrairement a l'Itanium. Le Hammer sera ,bien sur, capable de fonctionner en multiprocesseur (8 au maximum). Voici les caracteristiques :
-  Bande passante de 8 Go/s, soit 2x plus que l'ItaniumÂ
- Â Support des instructions 32 et 64-bit
-  Le Hammer se décompose en plusieurs blocs : un core MPU 32/64-bit, un contrôleur mémoire double-data-rate (DDR) SDRAM intégré, un cache de niveau 1 instruction, un cache de niveau 1 data, un cache niveau 2, et un controleur I/O HyperTransport.
-  Le contrôleur mémoire DDR SDRAM supporte la PC1600, PC2100 et PC2700.
- Cache niveau 1 data et instruction de 64 kbytes, cache niveau 2 de 1 Mo.
- HyperTransport permet la gestion de 2 à 8 CPUs dans un système multiprocesseur.
- Hammer dispose d'un double core. Les 2 cores sont chargés d'unités fonctionnelles pour exécuter les instructions.
- Le pipeline supporte pas moins de six instructions en parallèle, soit 2 fois plus que l'Athlon actuel.
- Ajout de nouvelles unités comme 'ESP Look Ahead unit' et 'Forward Collapse unit'
- Majorité d'opcodes et particularités inchangées
- Les fichiers de registre d'entier/adresse et datapaths sont en 64 bit
- Virtual Address Space 48 Bit, Physical Address Space 40 Bit
- Ajout de 8 nouveaux registres de nombre entier
- Ajout de l'adressage relatif du PC
- Ajout du support total des virgules flottantes par les instructions SSE/SSEII
- Application Binary Interface (ABI)
- Inclus 16 registres
Source : Inpact